搜索到1150篇“ 数字电路设计“的相关文章
基于OBE理念的教学研究与实践——以“数字电路设计”课程为例
2025年
OBE教育理念的核心是学习成果导向性,它引领了一种全新的教育模式。以“数字电路设计”课程为例,该理念被巧妙融入教学模式,实现了两者间的深度融合。在实施教学改革的实践探索中,教师基于OBE理念并采用多元化的教学方式,显著提升了该课程的教学质量与效率。这种模式不仅有效强化了学生的学习成效,还极大地激发了他们的创新能力,充分契合了新工科时代培养具备创新精神、实践能力和跨学科素养的复合型人才的需求。
邓滔
关键词:数字电路设计
一种反正切忆阻HNN混沌系统数字电路设计方法
本发明一种反正切忆阻HNN混沌系统数字电路设计方法,涉及一种数字电路设计方法,该方法利用反正切忆阻器的滞回曲线、状态切换特性、非易失性等忆阻特性,通过引入耦合权重k,将反正切忆阻器耦合到Hopfield神经网络(HNN)...
颜闽秀杜鹏刘明慧胡锐
面向计算机类专业的《数字电路设计》教学设计
2024年
计算机类专业的学生普遍存在硬件电路基础知识薄弱的问题,导致其在学习数字电路课程时存在困难。针对该问题,本文提出了两种教学设计方法,分别为逻辑门底层电路讲解和Proteus仿真软件辅助教学。前者为学生建立起数字电路与模拟电路之间的联系,后者通过软件仿真的方法将抽象难以理解的数字电路知识进行直观展示。本文提出的教学设计方法有望有效降低学生的学习难度并提高其学习兴趣。
潘玉剑
关键词:计算机类专业数字电路教学设计
控制电路单元、电磁检测方法与数字电路设计方法
本发明提供一种控制电路单元、电磁检测方法与数字电路设计方法,所述控制电路单元包括:目标电路单元、多个检测电路单元、多个局部计数器、全局计数器以和管理电路单元。所述多个检测电路单元,分别配置于所述控制电路单元内的目标区域的...
黄瑞昶
基于FPGA的永磁同步电机SVPWM的数字电路设计被引量:1
2024年
针对永磁同步电机矢量控制算法中的空间矢量脉冲宽度调制(Space Vector Pulse Width Modulation,SVPWM)在现场可编程门阵列(Field-Programmable Gate Array,FPGA)中不能直接实现正余弦计算、无理数乘法的问题进行优化设计设计了基于查表法和一次线性补偿的正余弦数值计算、有符号数的√3乘法计算模块,并使用Cyclone IV FPGA的硬件乘法器资源,对反Park变换、扇区判断和三相作用时间的计算进行了时序约束,对输入电机编码器数值、旋转坐标系的V_d和V_q参数经过进行计算,输出带死区功能的三相七段式PWM控制信号。在FPGA中实现SVPWM算法精度为3.0×10^(-5),计算时间为1.6μs,对比高性能STM32F429微处理器有一定优势,满足了永磁同步电机的矢量控制要求。
邵乐乐刘恒邵建龙
关键词:SVPWM查找表永磁同步电机数字电路
高性能传感器阵列读出数字电路设计
丁奥
帕金森神经网络建模及核团数字电路设计
2024年
已有的帕金森神经网络模型并未包含基底神经回路中的所有神经核团.因此,在研究发病机理和寻找最佳深部脑刺激(deep brain stimulation,DBS)的刺激靶点时忽略了其他核团潜在的影响.本文根据基底神经回路结构,利用Hindmarsh-Rose(HR)神经元模型成功构建了完整的帕金森神经网络模型.三种不同外加刺激下的数值仿真结果表明,缺失黑质致密部(substantia nigra pars compacta,SNc)核团的帕金森神经网络会出现神经元高度同步行为和异常β振荡活动,符合目前公认的帕金森发病机理,从而验证了所提的模型的合理性.此外,受生物伦理、实验难度的影响,电子神经网络更适合帕金森DBS治疗方案研究,因此,本文以SNc核团为例在现场可编程逻辑门阵列(field programmable gate array,FPGA)平台上构建了不同外加刺激下的SNc核团数字电路.电路实验结果能完整呈现出与数值仿真一致的放电行为,表明了数字电路设计的正确性.本文所设计电路占用较低的数字电路资源,为帕金森神经网络电路实现做好基础准备.
蔡建明包涵边逸轩徐权陈墨包伯成
关键词:动力学模型
一种高性能、小面积的Sigma Delta DAC数字电路设计
2024年
该文设计一种高性能、小面积的Sigma Delta DAC,其中包括插值滤波器和数字调制器。插值滤波器由两级半带滤波器和CIC滤波器级联组成,实现128倍插值。在两级半带滤波器硬件实现中,滤波器系数采用查找表实现,滤波运算数据采用SRAM存储,并通过乘法器的时分复用实现,大大减少对硬件资源的使用。数字调制器采用量化误差反馈型的多bit量化Mash 1-1-1结构,这种结构不需要复杂的乘法运算,简化设计并提高系统的可靠性。该DAC数字电路在90 nm CMOS工艺下实现,面积为0.0535 mm^(2),功耗为1.0103 mW。经过测试,数字调制器输出的带内信噪比为132.2 dB,有效位数21.67,可以满足小面积、高性能DAC的设计需求。
白创赵军武
关键词:DAC插值滤波器
宽带零中频接收机IQ不平衡校正算法的数字电路设计
王赫
兼容USB PD与QC的供电端快充协议芯片数字电路设计与验证
周少伦

相关作者

邓春健
作品数:143被引量:467H指数:11
供职机构:电子科技大学中山学院
研究主题:FPGA 数字电路 塔顶放大器 教学平台 数字电路设计
路月月
作品数:34被引量:25H指数:3
供职机构:电子科技大学中山学院
研究主题:吸顶灯 教学平台 数字电路设计 应用型人才培养 吊灯
王红航
作品数:80被引量:77H指数:5
供职机构:电子科技大学中山学院
研究主题:太阳能电池 应用型人才培养 钙钛矿 入射光 金属氧化物
刘凯
作品数:78被引量:28H指数:3
供职机构:电子科技大学中山学院
研究主题:吸顶灯 微波加热 应用型人才培养 教学平台 数字电路设计
陈锦锋
作品数:60被引量:1H指数:1
供职机构:福州大学
研究主题:混合结构 混合电路 逻辑功能 平均功耗 集成电路技术