搜索到494篇“ 双端口RAM“的相关文章
一种基于SRAM的等效双端RAM装置
本发明公开了一种基于SRAM的等效双端RAM装置,属于数字信号处理技术领域。本发明由输入数据串并变换模块、数据写地址控制模块、SRAM读写控制模块、数据读地址控制模块、输出数据并串变换模块组成。本发明具有支持同时读写、...
李文龙李想郭永林尹曼王立民李利军
一种挂接双端RAM的SpaceWire总线通讯的容错方法及系统
本发明涉及一种挂接双端RAM的SpaceWire总线通讯的容错方法及系统,通过对RAM存储区进行分区设计,实现了RAM存储的冗余备份设计,并根据SpaceWire总线通讯协议格式,设计以RAM存储数据为中心的Space...
李光旭王裙吴培亚周中泽李建平李乐尧沈扬帆曹志威王青贾涛
基于双端RAM的寄存器输出的FIFO电路、方法、芯片及设备
本发明提供一种基于双端RAM的寄存器输出的FIFO电路、方法、芯片及设备,其中,该电路包括:写控制模块、读控制模块、双端RAM模块、时钟同步模块,双端RAM模块分别连接写控制模块和读控制模块,时钟同步模块分别连接写...
徐杰猛 肖飞 吴春华
基于双端RAM的寄存器输出的FIFO电路、方法、芯片及设备
本发明提供一种基于双端RAM的寄存器输出的FIFO电路、方法、芯片及设备,其中,该电路包括:写控制模块、读控制模块、双端RAM模块、时钟同步模块,双端RAM模块分别连接写控制模块和读控制模块,时钟同步模块分别连接写...
徐杰猛 肖飞 吴春华
基于FPGA的异步双端RAM芯片原型验证研究
2024年
为保证芯片功能符合预期,提高流片成功率,异步双端RAM芯片设计在流片前进行充分的功能验证,其中FPGA原型验证能够重现芯片的实际工作环境,以此验证芯片设计的有效性。基于FPGA的异步双端RAM芯片原型验证根据芯片定义,选择使用Intel公司的10M40DCF256FPGA为核心硬件搭建FPGA原型验证平台,在平台上通过完成从ASIC到FPGA的代码移植实现芯片原型,然后根据设计需求编写测试程序实现对该芯片的FPGA原型验证。测试结果均符合预期,表明异步双端RAM芯片的功能符合设计需求,避免项目时间和资金成本的额外增加。
巩京爽靳旭武方达林子明刘光宇
关键词:FPGA
基于双端RAM实现跨时钟域通信的系统
本发明涉及一种基于双端RAM实现跨时钟域通信的系统,包括双端RAM以及与双端RAM相连的状态机,所述的双端RAM还与CPU相连接,用于进行地址划分;所述的状态机在空闲状态持续监测触发信息地址,在信息地址中的内容非...
李广兴刘士成
一种基于SRAM的等效双端RAM装置
本发明公开了一种基于SRAM的等效双端RAM装置,属于数字信号处理技术领域。本发明由输入数据串并变换模块、数据写地址控制模块、SRAM读写控制模块、数据读地址控制模块、输出数据并串变换模块组成。本发明具有支持同时读写、...
李文龙李想郭永林尹曼王立民李利军
一种基于双端RAM的数据包排序方法和系统
本发明提出了一种基于双端RAM的数据包排序方法和系统,所述系统包括输入状态机、双端RAM、寄存器组以及输出状态机;所述双端RAM分别与所述输入状态机和所述输出状态机进行数据通信连接,所述寄存器组分别与所述输入状态机...
何骏武元杰余军李鹏展刘武忠乔绍虎
文献传递
基于双端RAM实现跨时钟域通信的系统
本发明涉及一种基于双端RAM实现跨时钟域通信的系统,包括双端RAM以及与双端RAM相连的状态机,所述的双端RAM还与CPU相连接,用于进行地址划分;所述的状态机在空闲状态持续监测触发信息地址,在信息地址中的内容非...
李广兴刘士成
文献传递
一种挂接双端RAM的SpaceWire总线通讯的容错方法及系统
本发明涉及一种挂接双端RAM的SpaceWire总线通讯的容错方法及系统,通过对RAM存储区进行分区设计,实现了RAM存储的冗余备份设计,并根据SpaceWire总线通讯协议格式,设计以RAM存储数据为中心的Space...
李光旭王裙吴培亚周中泽李建平李乐尧沈扬帆曹志威王青贾涛
文献传递

相关作者

未印
作品数:31被引量:6H指数:2
供职机构:浙江理工大学
研究主题:选针器 控制系统 选针 驱动板 提花
胡博
作品数:40被引量:175H指数:8
供职机构:沈阳农业大学
研究主题:CAN总线 电力参数检测 智能节点 配电网 双端口RAM
查锦
作品数:6被引量:7H指数:1
供职机构:浙江理工大学
研究主题:调线 布匹 花型数据 电脑自动 双端口RAM
裴东兴
作品数:433被引量:741H指数:14
供职机构:中北大学
研究主题:测试系统 数据采集 动态校准 弹丸 校准
彭来湖
作品数:428被引量:272H指数:8
供职机构:浙江理工大学
研究主题:选针器 纱线 圆纬机 控制系统 选针